天天即时看!使用FAN96735kWCCMPFC控制器的3通道交错式CCMPFC设计指南(下篇)
来源:面包芯语    时间:2023-04-06 19:23:11

之前我们在上篇中介绍了设计过程的前七步,今天我们将带您继续了解使用 FAN9673 的 3 通道交错式 CCM 升压 PFC 的实际设计注意事项,其中包括设计升压电感和输出滤波器、选择元器件、实现平均电流模式控制的过程,然后通过实验性 5 kW 原型转换器验证该设计过程。

图 10. 电感电流在 tOFF 时的 LPT 函数


(资料图片仅供参考)

图 10 所示的线性预测 (LPT) 函数用于预测电感电流在开关关断区间中的行为。增益变化 (GC) 引脚和 LS 引脚用于调整 LPT 函数的参数。LS 设置仿真电感值,GC 使来自 IAC 和 FBPFC 引脚的检测输入和输出电压一致。LS 电阻可以通过下式确定。注意 RLS值需要在 12 ~ 87 kΩ 范围内。

(公式39)

增益变化用于调整增益调制的输出。电阻值由下式给出:

(公式40)

选择 100 μH 的电感。RLS和 RGC通过下式获得:

(公式41)

(公式42)

RLS和 RGC分别使用 28.4 kΩ 和 38.2 kΩ。

将占空比与升压功率级电感电流关联的传递函数如下:

(公式43)

将电流控制误差放大器的输出与电感电流检测电压关联的传递函数可通过下式获得:

(公式44)

其中 VRAMP为用于电流控制 PWM 比较器的斜坡信号的峰峰值电压,为 5 V。RCSn为各通道的电流检测电阻。

补偿电路的传递函数为:

(公式45)

其中:

(公式46)

GMI是 FAN9673 中电流环路误差放大器的跨导。设计反馈环路的过程如下:

(公式47)

2. 计算 RIC,使交越频率下的闭环增益为 1:

(公式49)

图 11. 电流环路补偿

(公式50)

将交越频率设置为 4kHz:

(公式51)

(公式52)

(公式53)

(公式54)

RIC使用 24.3 kΩ,CIC1使用 4.7 nF,CIC2使用 150 pF。

FAN9673 采用线路前馈控制,因此功率级传递函数与线路电压无关。于是,低频、小信号控制到输出传递函数为:

(公式55)

其中 KMAX= POUT MAX/POUT,5 V 为误差放大器线性范围的窗口 (5.6 V-0.6 V = 5 V)。

图 12. 电压环路补偿

通常使用具有高频极点的比例积分 (PI) 控制进行补偿。补偿零点 (fVZ) 会引入相位提升,而高频补偿极点 (fVP) 会衰减开关纹波,如图 12 所示。

补偿网络的传递函数为:

(公式56)

其中:

(公式57)

GMV是电压环路误差放大器的跨导。

设计反馈环路的过程如下:

(公式58)

为将补偿零点放置在交越频率处,补偿电阻可通过下式获得:

(公式59)

(公式60)

交越频率设置为 20 Hz:

(公式61)

(公式62)

(公式63)

RVC使用 118 kΩ,CVC1使用 68 nF,CVC2使用 6.8 nF。

图 13 显示了使用外部电压信号的 CM 引脚控制。VVEA控制电压由电压环路误差放大器生成,并且与输入功率的平均值成正比。当 VCM被拉低至 0 V 时,PFC 通道使能。当 VCM被拉高至 4 V 以上时,该通道禁用。图 14 显示,当系统在半负载条件下运行时,通道 3 被外部信号禁用。

图 13. MCU 通道管理

图 14. 外部信号控制的相位变化

图 15 显示使用外部电路来改变 VCM2/3的斜率。当 VCM2/3在 4 V ~ 0 V 之间时,在增加/减少负载期间改变 VCM2/3的斜率可能影响 PFC 输出电压的过冲/欠冲,如图 16 所示。此方法可显著改善 PFC 转换器的动态负载性能。

图 15. MCU 通道管理电路

图 16. MCU 通道管理

图 17 显示了软启动 (SS) 波形。FAN9673 使用软启动电压 VSS来箝位电压环路 VVEA的 PFC 功率命令。若要增加软启动时间,可以提高软启动电容 CSS的值。

(公式64)

假设 VVEA由 VSS在 5 V 时脱离箝位状态,设计软启动时间 tSS为 100 ms。ISS为 20 μA,故所需软启动电容值为:

(公式65)

CSS选择 0.47 μF。

图 17. 软启动波形

输入电压和 VLPK的关系如图 18 所示。峰值检测电路根据 IAC电流确定 VIN信息,并通过一个比率将其表示在 VLPK上。注意,当系统在最大交流输入下工作时,最大 VLPK不能超过 3.8 V。

(公式66)

同下面的设计示例一样,假设最大 VIN.PK为 373 V (264 V AC)。VIN.PK/VLPK的关系为 100,则 VLPK= 3.73 V < 3.8 V。

图 18. 软启动波形

假设当 VIN.PK为 373 V (AC264V) 时 VLPK为 3.73 V:

(公式67)

FAN9673 内置交流 UVP 比较器,它监视交流输入电压,当 VBIBO小于 1.05 V 并持续 450 ms时,它会禁用 PFC 级。如果 VBIBO电压超过 1.9 V/1.75 V,则 PFC 级使能。VIR引脚用于设置交流输入范围,如表 2 所示。

图 19. 加电/掉电电路

表 2. 交流输入范围和控制器设置

FAN9673 使用 BIBO 引脚检测输入电压的平均值,如图 19 所示。输入电压的平均值是通过均值电路使用具有两个极点的低通滤波器获得的。

检测电路的设计应考虑线路电压的标称工作范围和掉电保护跳变点:

(公式68)

(公式69)

其中,VLINE.MIN和 VLINE.BI是指定的掉电/加电阈值(r.m.s. 值)。

当 VAC为满量程输入(通用输入)时,掉电/加电阈值 VBIBO−FL和 VBIBO−FL+ ΔVBIBO−F分别为 1.05 V 和 1.9 V。但是,如果 VAC为高压单范围输入 (180 ~ 264 V AC),则掉电/加电阈值 VBIBO−HL和 VBIBO−HL+ ΔVBIBO−H 分别变为 1.05 V 和 1.75 V。

通常将 RB3设置为 RB1+2的 10%。低通滤波器的极点通过下式确定:

(公式70)

(公式71)

为了适当地衰减 VRMS中的两倍线路频率纹波,通常将极点设置为 10~20 Hz 左右。

掉电保护阈值分别为 1.05 V (VBIBO−HL) 和 1.75 V (VBIBO−HL+ ΔVBIBO−H)。分压器的缩小系数为:

(公式72)

检查 PFC 控制器在最小线路电压下的启动:

(公式73)

分压器网络的电阻选择如下:RB1= RB2= 1 MΩ,RB3= 200 kΩ,RB4= 16.2 kΩ。为将低通滤波器的极点置于 15 Hz 和 22 Hz,电容通过下式确定:

(公式74)

(公式75)

图 20. 设计示例的最终原理图

表 3. FAN9673 评估板参数

表 4. MOSFET 和二极管参考规格

▲当交流输入首次连接到升压 PFC 转换器时,应注意浪涌电流。建议使用 NTC 和并联继电器电路来降低浪涌电流。

▲添加旁路二极管 DBP ,为 PFC 启动时的浪涌电流提供流通路径。

▲PFC 级通常用于为下游 DC-DC 或逆变器供电。一旦 PFC 输出电压达到接近额定稳态值的电平,建议使能下游功率级以在满负载下运行。

▲PVO 功能用于改变 PFC 的输出电压 VPFC。VPFC应至少比 VIN高 25 V。

▲电流检测电阻和电流检测滤波器(CF1、CF2)应尽可能靠近 CS+/CS- 引脚。(1)

▲与其他电源管理器件类似,PCB 布局务必使用星形接地技术,并让滤波器电容和控制元件尽可能靠近控制器 IC 及其 GND 引脚。(2、3)

▲高电流电源接地路径应与信号接地路径分开。从信号接地到电源接地使用单点连接。单点连接最好靠近 FAN9673 的 GND,电源接地最好靠近电流检测电阻。(4、5)

▲电流检测信号的布线和单点接地连接的布线应尽可能靠近。

▲外部栅极驱动器应靠近功率开关。用于功率开关栅极驱动的 PCB 走线应短而宽,以处理栅极驱动电流的峰值。

▲使用非隔离栅极驱动器时,OPFC 栅极驱动电流的返回路径经过电源接地。OPFC 驱动器输出、外部栅极驱动器缓冲晶体管、电流检测电阻和电源接地之间的环路应尽可能小,以避免引起噪声。也就是说,控制器应尽可能靠近开关器件。(6)

▲为尽量减少升压电感磁耦合引起干扰的可能性,该器件应距离升压电感至少 2.5 cm(1 英寸)。另外,建议不要将该器件放在磁性元器件下方。

图 21. 布局示意图

关键词:

X 关闭

X 关闭